Ver Mensaje Individual
Antiguo 16/04/2005, 12:05   #3
ALBERJ
Moderador
 
Avatar de ALBERJ
 
Fecha de ingreso: 25/nov/2002
Mensajes: 956
ALBERJ es un glorioso faro de luzALBERJ es un glorioso faro de luzALBERJ es un glorioso faro de luzALBERJ es un glorioso faro de luzALBERJ es un glorioso faro de luz
Pongo lo que voy entendiendo después de leer en [url]http://www.semiconductors.philips.com[/url]

Por lo que he visto en esta pagina, solo hay estos tres modelos de Satellite demodulator and decoder

Las diferencias en [COLOR=Red]Rojo[/COLOR]. Aumentan unas prestaciones, pero bajan los SR.

Pongo las traducciones por el Google.


[QUOTE]TDA8043; Desmodulador y decodificador basados en los satélites (SDD)

Descripción general
Este documento especifica un desmodulador obediente de DVB y un IC delantero del decodificador de la corrección de error para la recepción de QPSK y las señales moduladas BPSK para los usos basados en los satélites.

El TDA8043 puede manejar tarifas variables del símbolo sin adaptar los filtros análogos dentro del sintonizador. Los usos típicos para este dispositivo son:

* Solo Portador Por El Canal (SCPC): dos o más QPSK o señales moduladas BPSK en un solo canal basado en los satélites (transpondor)
* Multi-Portador Por El Canal (MCPC): un QPSK o señal modulada BPSK en un solo canal basado en los satélites (transpondor)
* Simul-eche: QPSK o BPSK moduló la señal junto con una señal modulada frecuencia (FM) en un solo canal basado en los satélites.

El SDD requiere el (i) y los componentes en fase análogos de la cuadratura (q) como entrada y proporciona datos amplios 8-bit del paquete del transporte MPEG2 en la salida. Las salidas del SDD se pueden conectar directamente con un descrambler (SAA7206) o un demultiplexor (SAA7205).

Para los propósitos de la evaluación, la salida se puede también utilizar para supervisar los datos internos, por ejemplo I/Q después de la desmodulación.

El SDD requiere una sola frecuencia de reloj que sea independiente de la tarifa recibida del símbolo, proporcionando la frecuencia de reloj es levemente más alto de dos veces la frecuencia más alta del símbolo.

Todos los lazos para recuperar los datos de los símbolos recibidos son internos. No se requiere ningunos componentes externos del lazo. Coloque los parámetros para el reloj, recuperación del portador y AGC puede ser controlado vía el I²C-autobu's.

La unidad delantera de la corrección de error (FEC) tiene una máquina incorporada del estado para alcanzar la cerradura sin saber los parámetros del sistema (tarifa depuncturing, inversión espectral, etc.). Una vez que se alcance la cerradura, todos los parámetros necesarios se pueden leer vía el I²C-autobu's. Programando estos parámetros trábese por adelantado puede ser alcanzado más rápidamente.

El SDD puede ser controlado y supervisado vía el I²C-autobu's. Se especifica un modo de defecto del I²C-autobu's que permite utilizar el dispositivo por control del software. Un ampliador bidireccional de 4-bit I/O y una línea de la interrupción están disponibles. Enviando una señal de la interrupción, el SDD puede informar al microcontrolador su estado interno (cerradura).
Características

* el desmodulador obediente de la difusión del vídeo Digital de la Uno-viruta (DVB) y el decodificador concatenado de Viterbi/Reed-Solomon con el de-interleaver-interleaver y de-randomizer-randomizer
* 3,3 Voltaje de fuente V (hasta 5 V permitidos)
* Divisor interno del reloj
* oscilador cristalino de la En-viruta
* Desmodulador de QPSK/BPSK:
- interpolador para manejar tarifas variables del símbolo sin un filtro externo del anti-aliasing
- control de aumento automático de la En-viruta (AGC) la entrada análoga I y señales de la banda base de Q o control del sintonizador AGC
- dos convertidores de analógico a digital emparejados en-viruta (ADCs; 7 pedacitos)
- el filtro de Nyquist del Levantar-Coseno de la Cuadrado-Rai'z con programable rueda -apagado factor
- alta frecuencia máxima del símbolo: 32 Msymbols/s
- puede ser utilizado en el canal bajo Es/No (cociente del energi'a-a-ruido del símbolo)
- recuperación interna del portador, recuperación de reloj y lazos de AGC con los filtros de lazo programables
- dos lazos de la recuperación del portador permitiendo seguir de la fase de los símbolos entrantes
- diversos esquemas de la modulación: Desplazamiento de fase de la cuadratura que afina (QPSK) y el afinar de la cambio de la Binario-Fase (BPSK)
- valoración signal-to-noise del cociente (S/N)
- indicación externa de la cerradura del desmodulador.
* Decodificador de Viterbi:
- código circumvolucional de la tarifa el 1/2 basado
- longitud del constreñimiento K = 7 con G1 = 171oct y G2 = 13óct
- apoyado pinchando tarifas del código: el 1/2, 2/3, 3/4, 4/5, 5/6, 6/7, 7/8 y 8/9
¿- decisión del?soft de 4 pedacitos? entradas para ambos I y Q
- longitud del truncamiento: 144
- sincronización automática a la tarifa que pincha correcta y a la inversión espectral
- valoración de la tarifa de error de pedacito del canal (AZUFAIFA) a partir de 10 -2 a 10 -8
- indicación externa de la cerradura de la sincronización de Viterbi
- el descifrar del diferencial apoyado.
* Decodificador de la Caña-Solomon (RS):
- (204, 188 y T = 8) código de lámina de Solomon
- (I²C-autobu's configurable) sincronización automática de octetos, de paquetes del transporte y de bastidores
- de-interpolacio'n circumvolucional interna (I = 12; usando memoria interna)
- De-randomizer-randomizer basado en la pseudo secuencia binaria al azar (PRBS)
- indicación externa de la cerradura de la sinc. del decodificador de RS
- indicación externa de errores uncorrectable (se fija el indicador del error del transporte)
- indicación del número de bloques perdidos
- indicación del número de blocks/bytes corregido.
[COLOR=Red]* interfaz del I²C-autobu's:
- el interfaz del I²C-autobu's inicializa y supervisa el desmodulador y el decodificador delantero de la corrección de error (FEC) con modo espera; cuando no se utiliza ningún I²C-autobu's, se define el modo de defecto
- ampliador de 4-bit I/O para el acceso flexible a y desde el I²C-autobu's
- perno configurable de la interrupción del I²C-autobu's
- modo espera para el consumo de energía reducido.
* Paquete: QFP100
* Prueba de la exploración del límite.[/COLOR]


Usos

* Desmodulación y FEC para la TV vía satélite digital.[/QUOTE]

[COLOR=Red]En el Datasheet pone que coge SR desde 0.5 (5000) a 32 (32000). He encontrado otro Datasheet un poco mas antiguo y pone que coge los SR desde 0.3 (3000) a 32 (32000)[/COLOR]

-------------------------------------------------------------------------------------------------------------------

[QUOTE]TDA8044; Desmodulador y decodificador basados en los satélites

Descripción general

Este documento da la información preliminar sobre los TDA8044 y los TDA804Â, que son los sucesores del TDA8043. El TDA804Â se especifica solamente donde el producto se desvía del TDA8044, el resto de las referencias es igual. El TDA8044 es al revés compatible con el TDA8043, con respecto a la fijación y al software del I²C-autobu's. El TDA8044 es un IC obediente del decodificador de la corrección del desmodulador y de error de DVB para la recepción de QPSK y las señales moduladas BPSK para los usos basados en los satélites. Puede manejar tarifas variables del símbolo en la gama de 0,5 a 45 Msymbols/s de Msymbols/s (0,5 a 30 para TDA804Â) con un número mínimo del bajo costo y de los componentes externos no críticos. Los usos típicos para este dispositivo son multi canal por el portador (MCPC), solo canal por el portador (SCPC) y simulcast. En estos usos un transpondor basado en los satélites contiene respectivamente a un amplio portador de QPSK, a varios portadores pequeños de QPSK y a un portador pequeño de QPSK junto con un o dos portadores de FM.

El TDA8044 tiene interfaz mínimo con el sintonizador, requiere solamente las señales de entrada desmoduladas del análogo I y de la banda base de Q. La conversión de analógico a digital es realizada internamente por dos 7-bit emparejados ADCs. Desde todos los lazos (recuperación de AGC, del reloj y del portador) interna, no hay regeneración al sintonizador es necesaria. Sin embargo, para la flexibilidad máxima del sintonizador, hay la posibilidad para cerrar el lazo de la recuperación de AGC y del portador externamente vía el sintonizador.

El número de los componentes externos requeridos para la operación del TDA8044 es muy bajo. Por otra parte los componentes externos son bajos costo y no críticos. Esto da un uso del costo fácil y bajo. El TDA8044 funciona encendido un cristal de la frecuencia baja que sea upconverted a una frecuencia de reloj por medio de un PLL. interno Different que las frecuencias de reloj se puede seleccionar con el PLL sin cambiar el cristal. Esto permite la flexibilidad máxima referente a la gama de la tarifa del símbolo combinada con el consumo de energía mínimo.

El TDA8044 también tiene filtros internos del contra-alias, que pueden cubrir una gama grande de las frecuencias del símbolo (aproximadamente una década) sin la necesidad de cambiar los filtros externos (de la SIERRA). Cubrir la gama entera de la conmutación de 0,5 a 45 Msymbols/s de la frecuencia de reloj (internamente) y de la filtración (externamente) es necesario.

El TDA8044 tiene una configuración doble del lazo del portador que tenga capacidades excelentes de seguir ruido de la fase. La sincronización de la unidad de FEC se hace totalmente internamente, de tal modo reduciendo al mínimo la comunicación del I²C-autobu's. La salida del TDA8044 es altamente flexible, permitiendo que diversos modos de salida interconecten a un decodificador demultiplexer/descrambler/MPEG-2 incluyendo un modo 3-state. Para la evaluación del TDA8044, el desmodulador y las salidas de Viterbi se pueden hacer disponibles externamente.

La interconexión al TDA8044 se ha ampliado comparó al TDA8043. Los reajustes separados están disponibles para la lógica solamente, la lógica más el I²C-autobu's y los lazos del portador. A Energi'a-en el módulo del reajuste se ha puesto en ejecucio'n que da una señal de reajuste en el ciclo inicial. Esta señal se puede utilizar para reajustar el TDA8044 para garantizar comenzar correcto del IC. Se han agregado dos pernos adicionales de los fines generales I/O (ampliadores de I/O). Un I²C-autobu's cambiable lazo-por al sintonizador es interruptor-apagado puesto en ejecucio'n la conexión del I²C-autobu's al sintonizador. Esto reduce ruido de la fase en el sintonizador en el acontecimiento de la interferencia del I²C-autobu's. Las salidas de la corriente del transporte se pueden poner en el modo 3-state. La ayuda del nivel 1.X de DiSEqC se integra para los usos del control del plato. El consumo de energía en modo espera se ha disminuido considerablemente.

Características

* Características generales:
- desplazamiento de fase obediente de la cuadratura de la difusión del vídeo Digital de la Uno-viruta con (DVB) que afina (QPSK) y desplazamiento de fase binario que afina el desmodulador (BPSK) y decodificador concatenado de Viterbi/Reed-Solomon el de-interleaver-interleaver y de-randomizer-randomizer (ETS 300 421)
- voltaje de fuente de 3,3 V (los cojines de la entrada son 5 V tolerantes)
- modo espera para la disipación baja de la energía
- reloj interno PLL para permitir el uso cristalino de la frecuencia baja y frecuencias de reloj seleccionables
- Energi'a-en el módulo del reajuste
- paquete: QFP100
- prueba de la exploración del límite.
* Desmodulador de QPSK/BPSK:
- interpolador y filtro del contra-alias para manejar una gama grande de las tarifas del símbolo sin la filtración externa adicional
- En-viruta AGC la entrada análoga I y de señales de la banda base de Q o control del sintonizador AGC
- dos convertidores de analógico a digital emparejados en-viruta (ADCs; 7 pedacitos)
- el medio filtro de Nyquist (levantar-coseno de la raíz cuadrada) con seleccionable rueda -apagado factor
- gama grande de las frecuencias del símbolo:
0,5 a 45 Msymbols/s para TDA8044 y
0,5 a 30 Msymbols/s para TDA804Â, incluyendo
Solo portador por la función del canal (SCPC)
- puede ser utilizado en el cociente signal-to-Noise del canal bajo (S/N)
- recuperación interna del portador, recuperación de reloj y lazos de AGC con los filtros de lazo programables
- recuperación del portador de dos lazos permitiendo seguir de la fase de los símbolos entrantes
- barrido del portador del software para los usos bajos de la tarifa del símbolo
- valoración signal-to-noise del cociente
- indicación externa de la cerradura del desmodulador.
* Decodificador de Viterbi:
- código circumvolucional de la tarifa el 1/2 basado
- longitud del constreñimiento K = 7 con G 1 = 171 oct y G 2 = 133 oct ; apoyado pinchando tarifas del código: el 1/2, 2/3, 3/4, 4/5, 5/6, 6/7, 7/8 y 8/9
¿- 4 pedacitos entraron para la decisión del?soft? para ambos I y Q
- longitud del truncamiento: 144
- sincronización automática
- valoración de la tarifa de error de pedacito del canal (AZUFAIFA)
- indicación externa de la cerradura de la sinc. de Viterbi
- el descifrar del diferencial opcional.
* Decodificador de la Caña-Solomon (RS):
- (204, 188, T = 8) código de la Caña-Solomon
- (I²C-autobu's configurable) sincronización automática de octetos, de paquetes del transporte y de bastidores
- de-interpolacio'n circumvolucional interna (I = 12; usando memoria interna)
- De-randomizer-randomizer basado en la pseudo secuencia al azar del pedacito (PRBS)
- indicación externa de la cerradura selecta de la sinc. del decodificador del registro (RS)
- indicación externa del error uncorrectable (se fija el indicador del error del transporte)
- indicación externa del octeto corregido
- indicación del número de bloques perdidos
- indicación del número de bloques corregidos.
[COLOR=Red]* Interfaz:
- interfaz del I²C-autobu's para inicializar y para supervisar el desmodulador y el decodificador delantero de la corrección de error (FEC); cuando no se define ningún uso del I²C-autobu's, modo de defecto
- facilidad programable de la interrupción
- 6 ampliador de los pedacitos I/O para el acceso flexible a y desde
- C-autobu's 2
- C-autobu's cambiable de I 2 lazo-por para suprimir interferencia del I²C-autobu's en el sintonizador
- ayuda del nivel 1.X de DiSEqC para los usos del control del plato
- modo 3-state para las salidas de la corriente del transporte.[/COLOR]


Usos

* TV vía satélite Digital: desmodulación y corrección de error delantera (FEC).[/QUOTE]

[COLOR=Red]En el Datasheet pone que el TDA8044A coge SR desde 0.5 (5000) a 30 (30000). Y el TDA8044 coge SR desde 0.5 (5000) a 45 (45000)[/COLOR]

-------------------------------------------------------------------------------------------------------------------

[QUOTE]TDA8083; Desmodulador y decodificador basados en los satélites (SDD3)

Descripción general

Este documento especifica un desmodulador obediente de DVB y un IC delantero del decodificador de la corrección de error para la recepción de QPSK o señales moduladas BPSK para los usos basados en los satélites. El desmodulador y el decodificador basados en los satélites (SSD) pueden manejar tarifas variables del símbolo sin adaptar los filtros análogos dentro del sintonizador. Los usos típicos para este dispositivo son:

* MCPC (De varios canales Por El Portador): un QPSK o señal modulada BPSK en un solo canal basado en los satélites (transpondor)
* Simul-eche: QPSK o BPSK moduló la señal junto con una señal modulada frecuencia (FM) en un solo canal basado en los satélites (transpondor).

El TDA8083 puede manejar tarifas variables del símbolo en la gama de 12 a 30 Msymbols/s con un número mínimo del bajo costo y de los componentes externos no críticos.

El TDA8083 tiene interfaces mínimos con el sintonizador. Requiere solamente las señales de entrada desmoduladas del análogo I y de la banda base de Q y proporciona una señal de control del sintonizador AGC. La conversión de analógico a digital es hecha internamente por dos 7-bit emparejados ADCs.

El TDA8083 funciona en un cristal de la frecuencia baja que sea upconverted a una frecuencia de reloj por medio de un PLL interno. Además, el TDA8083 tiene un filtro interno del contra-alias, que puede cubrir la gama de las frecuencias del símbolo sin la necesidad de cambiar los filtros externos (de la SIERRA).

El TDA8083 tiene una configuración doble del lazo del portador que tenga capacidades excelentes de seguir ruido de la fase. La sincronización de la unidad de FEC se hace totalmente internamente, de tal modo reduciendo al mínimo la comunicación del I²C-autobu's. La salida del TDA8083 permite diversos modos de salida (paralelos o cuento por entregas) al interfaz el decodificador a un demultiplexor, a un descrambler o a un Mpeg-2 incluyendo un modo 3-state. Para la evaluación del TDA8083, el desmodulador y las salidas del decodificador de Viterbi se pueden hacer disponible externamente.

El SDD puede ser controlado y supervisado por el I²C-autobu's. Un ampliador bidireccional de 5-bit I/O y una línea de la interrupción están disponibles. Enviando una señal de la interrupción, el SDD puede informar al microcontrolador su estado interno. Los reajustes separados están disponibles para la lógica solamente, la lógica más el I²C-autobu's y los lazos del portador. Un I²C-autobu's cambiable lazo-por al sintonizador se pone en ejecucio'n para apagar la conexión del I²C-autobu's al sintonizador. Esto reduce ruido de la fase en el sintonizador en caso de que de la interferencia del I²C-autobu's.

Además, porque ayudas DiSEqC 1.X del hardware de los usos del control del plato y generación de la explosión del tono vía control del I²C-autobu's. 22 o un portador de 44 kilociclos pueden ser generados (modo del tono).

Características

* Un desmodulador obediente de la difusión del vídeo Digital de la viruta (DVB) (ETS300421) y decodificador concatenado de Viterbi y de la Caña-Solomon con el de-interleaver-interleaver y el de-randomizer-randomizer
* 3,3 Voltaje de fuente V
* Las salidas relevantes son 5 V tolerantes al interfaz de la facilidad al ambiente de 5 V
* Pocos componentes externos para el uso completo
* oscilador cristalino de la En-viruta (4 megaciclos) y lazo Fase-Bloqueado (PLL) para la generación de reloj interna
* Energi'a-en el módulo del reajuste
* Desmodulador de QPSK/BPSK:
- diversos esquemas de la modulación: Desplazamiento de fase de la cuadratura que afina (QPSK) y que afina de desplazamiento de fase binario (BPSK)
- interpolador y filtro interno del anti-aliasing para manejar tarifas variables del símbolo
- control del control de aumento automático del sintonizador (AGC)
- dos convertidores de analógico a digital emparejados en-viruta 7-bit (ADCs)
- levantar-coseno Nyquist de la Cuadrado-rai'z
- frecuencia máxima del símbolo de 30 Msymbols/s
- puede ser utilizado en el cociente signal-to-Noise del canal bajo (S/R)
- recuperación digital completa interna del portador, recuperación de reloj y lazos de AGC con los filtros de lazo programables
- dos lazos de la recuperación del portador permitiendo la supresión óptima del ruido de la fase
- valoración de S/R.
* Decodificador de Viterbi:
- el código circumvolucional de la tarifa el 1/2 basó
- longitud del constreñimiento K = 7 con G 1 = 171 oct y G 2 = 133 oct
- apoyado pinchando tarifas del código: 1/2, 2/3, 3/4, 4/5, 5/6, 6/7, 7/8 y 8/9
¿- decisión del?soft 4-bit? entradas para ambos I y Q
- longitud del truncamiento de 144
- sincronización automática para detectar pinchar tarifa y la inversión espectral
- valoración de la tarifa de error de pedacito del canal (AZUFAIFA) a partir de 10 -2 a 10 -8
- el descifrar del diferencial opcional.
* Decodificador de la Caña-Solomon (RS):
- (204, 188, T = 8) código de la Caña-Solomon
- sincronización automática de octetos, de paquetes del transporte y de bastidores
- de-interpolacio'n circumvolucional interna (I = 12; usando memoria interna)
- De-randomizer-randomizer basado en la pseudo secuencia binaria al azar (PRBS)
- indicación externa del error uncorrectable (se fija el indicador del error del transporte)
- indicación del número de bloques perdidos
- indicación del número de bloques corregidos.
[COLOR=Red]* Interfaz:
- el interfaz del I²C-autobu's inicializa y supervisa el desmodulador y el decodificador delantero de la corrección de error (FEC); se define un modo de defecto
- ampliador de 6-bit I/O para el acceso flexible a y desde el I²C-autobu's
- entrada configurable de la interrupción del I²C-autobu's
- I²C-autobu's cambiable lazo-por para suprimir interferencia del I²C-autobu's en el sintonizador
- control basado en los satélites del equipo Digital (DiSEqC) 1.X, generación de la explosión del tono y modo del tono con un portador de 22 o 44 kilociclos
- modo de salida paralelo o serial para la corriente del transporte del MPEG (modo 3-state también posible)
- modo espera para el consumo de energía reducido.
* Paquete: QFP100
* Prueba de la exploración del límite.[/COLOR]



Usos

* TV vía satélite Digital: desmodulación y FEC.[/QUOTE]

[COLOR=Red]En el Datasheet pone que coge SR desde 12 (12000) a 30 (30000)[/COLOR]
__________________
SALUDOS
ALBERJ está desconectado
Respuesta rápida a este mensaje
Subir